삼성, 반도체 패키징 초격차...업계 최초 '12단 3D-TSV' 기술 개발
상태바
삼성, 반도체 패키징 초격차...업계 최초 '12단 3D-TSV' 기술 개발
  • 정병규 경제부 기자
  • 승인 2019.10.07 12:39
  • 댓글 0
이 기사를 공유합니다

3D-TSV, 와이어본딩 비교 [사진제공:삼성전자]
3D-TSV, 와이어본딩 비교 [사진제공:삼성전자]

 삼성전자가 반도체 패키징 기술에서도 '초격차'를 이어간다.

 삼성전자는 7일 업계 최초로 '12단 3D-TSV(3차원 실리콘 관통전극)' 기술을 개발했다고 밝혔다. '12단 3D-TSV'는 기존 금선(와이어)을 이용해 칩을 연결하는 대신 반도체 칩 상단과 하단에 머리카락 굵기의 20분의 1 수준인 수 마이크로미터(㎛) 직경의 전자 이동 통로(TSV) 6만개를 만들어 오차 없이 연결하는 첨단 패키징 기술이다.

 이 기술은 종이(100㎛)의 절반 이하 두께로 가공한 D램 칩 12개를 적층해 수직으로 연결하는 고도의 정밀성이 필요해 반도체 패키징 기술 중 가장 난이도가 높은 기술이다.

 '3D-TSV'는 기존 와이어 본딩(Wire Bonding) 기술보다 칩들 간 신호를 주고받는 시간이 짧아져 속도와 소비전력을 획기적으로 개선할 수 있는 점이 특징이다.

 삼성전자는 기존 8단 적층 HBM2 제품과 동일한 패키지 두께(720㎛, 업계 표준)를 유지하면서도 12개의 D램 칩을 적층해 고객들은 별도의 시스템 디자인 변경 없이 보다 높은 성능의 차세대 고용량 제품을 출시할 수 있게 됐다.

 또 고대역폭 메모리에 '12단 3D-TSV' 기술을 적용해 기존 8단에서 12단으로 높임으로써 용량을 1.5배 증가시킬 수 있다.

 이 기술에 최신 16Gb D램 칩을 적용하면 업계 최대 용량인 24GB HBM(고대역폭 메모리) 제품도 구현할 수 있다. 이는 현재 주력으로 양산 중인 8단 8GB 제품보다 3배 늘어난 용량이다.

 백홍주 삼성전자 DS부문 TSP총괄 부사장은 "인공지능, 자율주행, HPC 등 다양한 응용처에서 고성능을 구현할 수 있는 최첨단 패키징 기술이 날로 중요해지고 있다"며 "기술의 한계를 극복한 혁신적인 '12단 3D-TSV 기술'로 반도체 패키징 분야에서도 초격차 기술 리더십을 이어가겠다"고 말했다.

 삼성전자는 고객 수요에 맞춰 '12단 3D-TSV' 기술을 적용한 고용량 HBM 제품을 적기에 공급해 프리미엄 반도체 시장을 지속 선도해 나갈 계획이다.


댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.
  • 서울사무소 : 02-833-7676  FAX: 834-7677
  • 세종.대전. 충청지역본부: 044-866-7677
  • 부산.경남지역본부: 051-518-7677
  • 경기지역본부 : 031-492-8117
  • 광주.호남지역본부 : 062-956-7477
  • 본사 : 대구광역시 수성구 국채보상로200길 32-4 (만촌동)
  • 053-746-3223, 283-3223, 213-3223.
  • FAX : 053-746-3224, 283-3224.
  • 신문등록번호 : 대구 아 00028
  • 등록일 : 2009-07-29
  • 사업자번호 502-27-14050
  • 발행인 : 李恒英
  • 편집인 : 李日星
  • 독자제보. 민원 010-2010-7732, 010-6383-7701
  • 이메일 sunstale@hanmail.net
  • 청소년보호책임자 : 이예원 부장
  • Copyright © 2024 썬뉴스. All rights reserved. mail to sunsta@sunnews.co.kr
  • 인신위
ND소프트